IP Core
RapidIO to AXI Bridge IP(CIP-RAB)核是另外一款灵活的、高度可配置的IP 核,可以支持PIO、DMA、消息、数据流操作以及混合操作模式,提供多达8 路读和写DMA 通道,最大的DMA 传输长度可达1MB。
RapidIO IP(CIP-GRIO)核是一款可配置的高度灵活的IP 核,可以应用于主设备或者从设备。和RapidIO-AXI 桥IP(RAB)核一起使用时,可以提供高速的多DMA 通道。
SATA 设备控制器 IP 核为大容量存储设备的SATAII 连接提供了高速串口链路接口。串行链路高速差分层是利用千兆技术和8b 10b编码技术。
串行ATA 主控制器IP 核为大容量存储设备的SATAIII 连接提供了高速串口链路接口。串行链路高速差分层是利用千兆技术和8b 10b 编码技术。
SAS SATA Recorder IP Core 为高速数据记录应用提供即用型解决方案。简单的接口解决方案可以快速帮助您的产品上市。单端口最大带宽1 2GB s,4个端口最大带宽可达4 8GB s。
NVMe Host IP Core 用于实现基于FPGA 或ASIC 的主机控制器高速读写访问NVMe PCIe SSD,符合NVM express 标准。